在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5617|回复: 10

[讨论] Active-RC滤波器中运算放大器的稳定性如何设计?

[复制链接]
发表于 2011-8-16 22:01:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计Active-RC滤波器时,仿真运算放大器的稳定性时电容该怎么考虑?
比如Biquad结构,运放的负载电容就是滤波器中跨接在运放输入和输出之间的电容吗?
看来几篇论文(水平不错的,比如半导体学报),在这些论文中,运放负载电容的取值好像相当随意,与综合出来的滤波器中电容值没什么关系。
哪位能给详细解释一下,非常感谢。
 楼主| 发表于 2011-8-16 22:29:27 | 显示全部楼层
自己顶一下
发表于 2011-8-16 23:40:09 | 显示全部楼层
比综合出来的电容要大一点的吧
 楼主| 发表于 2011-8-17 08:55:33 | 显示全部楼层
回复 3# icdreamer


    比综合出来的大一点的意思是要考虑实际电路里面的寄生电容吧?
    我本来也是这么想的,但是有些论文不是这么做的,电容取得比综合出来的电容小很多。不知道为什么?
    如果按照综合出来的电容值取的话,那么运放的功耗会比较大。
发表于 2011-8-17 09:38:35 | 显示全部楼层
回复 4# gm-cfiltersz

单纯看运放负载电容没意义,要看滤波器是不是能稳定工作,在这个前提下,单仿运放时的负载电容可以小一些,至于小多少不影响滤波器稳定性,要具体电路具体仿真。
 楼主| 发表于 2011-8-17 13:19:05 | 显示全部楼层
自己再顶一下
发表于 2012-8-23 02:08:32 | 显示全部楼层
水平不错的,比如半导体学报
 楼主| 发表于 2012-8-23 09:09:40 | 显示全部楼层
回复 7# hezudao


    没必要挖苦我,呵呵。半导体学报上测试结果不错的还是可以看看的。
    当然了,您可能是只看JSSC,ISSCC,CICC什么的了,咱不行。
发表于 2012-8-23 11:11:39 | 显示全部楼层
学习中。。。
发表于 2012-8-23 14:21:44 | 显示全部楼层
回复 8# gm-cfiltersz


    半导体学报真没必要看。当厕纸估计斗嫌硬。没鄙视你,想进步还得看点上档次的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-11 21:26 , Processed in 0.027099 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表