在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5342|回复: 6

[求助] VCO线性度

[复制链接]
发表于 2012-8-22 09:13:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问大神门:     
        PLL中使用的VCO,对其输出频率(Fout)与控制电压(Vcon)的线性度有要求嘛?
        是二者的比值(Fout/Vcon)接近一个常数比较好呢?还是无所谓?

      本人所阅读的论文中没有提及这个问题的,可能是鄙人阅读量比较小吧,
还请各位予以指点。



谢谢!!!
发表于 2012-8-22 09:38:57 | 显示全部楼层
这比值称为VCO gain 或是 oscillator gain, 单位是hertz/volt, 设计PLL 回路时一定会用到
至于它有没有一个最佳常数? 其实没有, 它是跟系统规格有关, 譬如frequency, phase noise, locking time....., 一般讲授PLL的书都会提到
发表于 2012-8-22 09:52:53 | 显示全部楼层
学习过PLL的内容,不对的地方大侠们纠正下,验证下个人理解:
1.Kvco线性度并不太影响PLL的设计,一般来说在Kco的线性度和MOS,Res,Cap的线性度决定,在vco设计时,在电路工作的动态范围内,线性度都不会差到哪去,应该远小于PD,CP线性度引起的系统问题;
2.Kvco对PhaseNoise影响比较明显,在带宽,捕获范围容忍下,应该做的小一点比较好,应为PhaseNoise和Kvco^2成反比。
 楼主| 发表于 2012-8-23 12:04:12 | 显示全部楼层
回复 3# wuzl423
谢谢您的解答,您提到了捕获范围的问题。再问一下:在tt,ss,ff,工艺脚仿真时是不是都必须覆盖VCO的输出中心频率。
发表于 2012-8-23 13:48:49 | 显示全部楼层
回复 4# aijieya


应该是必须的,而且最好是后仿,而且要覆盖温度引起的频率误差。
发表于 2015-2-10 15:35:17 | 显示全部楼层
如果你的VCO频率范围跨度比较大的话,kvco最好还是线性的吧,保证环路带宽!
发表于 2018-12-17 18:19:14 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 12:19 , Processed in 0.019140 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表