在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11995|回复: 11

[求助] smic的工艺中NW(低压) 和 NWH(高压)

[复制链接]
发表于 2012-4-9 22:08:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神好,在下一个版图用的是smic18pf库中的单元
在版图中一个5V的P管上加了NWH的同时又加了NW,请问这会造成什么影响?
未标题-1.jpg
发表于 2012-4-10 16:35:09 | 显示全部楼层
NWH是什么层?高压N阱?
如果是,那么一个普通的P管有必要加吗?当然,即使加了从功能上来说也不会错,只是要注意DRC了。
 楼主| 发表于 2012-4-10 17:35:18 | 显示全部楼层
回复 2# terry8876


    嗯,高压的N阱。DRC是过了,但芯片功能出问题了。。。
    初步估计是这里的问题,现在是想找出原因,这么画了到底会影响些什么
发表于 2012-4-10 17:42:16 | 显示全部楼层
本帖最后由 q_l 于 2012-4-10 17:48 编辑

你里边是高压管吧,那应该没问题.不过你确定HNW不是逻辑生成的吗?
 楼主| 发表于 2012-4-10 22:02:59 | 显示全部楼层
回复 4# q_l


    模拟电路。。。自己画的。。。
发表于 2012-4-11 08:14:11 | 显示全部楼层
高压NW会使结深增大 增加耐压能力  里面又用低压的是不想让电气参数漂移,这样做应该不会影响功能。
 楼主| 发表于 2012-4-11 11:17:03 | 显示全部楼层
回复 6# 王者归来归王者


    但这样做会影响整体的参杂浓度,不会使NW和PSUB之间的PN结反向击穿的电压减小么?
发表于 2012-5-15 13:42:27 | 显示全部楼层
感觉你上图标的有问题
一般高压nwell是一片的,nwell是一圈的作用只是给高压nwell电位接触的,你图上的只是貌似是将高压pmos坐在了nwell里面
这样这个高压pmos的耐压肯定不高
发表于 2012-5-16 07:13:07 | 显示全部楼层
NWH 一般是logic operation得到的吧,用于3.3v等高压nw,和core power(1.8v)的普通NW相区别,

自己画的NWH 还没有见过,
发表于 2012-11-30 09:52:37 | 显示全部楼层
高压阱(deep nwell)是可以这样画的。
有些工艺里面deep  nwell 是一片,nwell是一圈,是因为deep nwell是作为了一个掩埋层,外围的nwell是电位接触和隔离的作用;
但是在有些工艺里面,是有单独的deep nwell(真实的一层mask)去用作高压器件的,里面没有用nwell环做电位接触。
有时可以把低压的nmos坐在高压阱里面,为了隔离噪声或者是其他的目的。
但是为啥lz的图片里面高压阱和低压阱都用了呢?
电路性能方面等待其他高手确认。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 04:49 , Processed in 0.028175 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表