在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3695|回复: 5

[求助] 如何共用cache 的SRAM

[复制链接]
发表于 2011-12-13 14:10:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
公司要用ARM9做项目,
cache存储单元当然是用sram,

还希望当cache disable时,之前被用来作为cache存储单元的sram
能够当做片上内存来被访问。

如何实现这样的构造,有大侠能指点一下么?
多谢啊
发表于 2011-12-21 10:46:38 | 显示全部楼层
cache是用arm提供的么?一般我们是看不到arm的原始代码的,所以没想过要改这部分。
发表于 2012-1-31 11:04:17 | 显示全部楼层
回复 1# cenarius
你说的这个其实逻辑上是可行的,需要在Cache Mem Access上加一点MUX 逻辑
不过你需要评估加入的逻辑对ARM的影响,
1)比如Timing等等,
还要做充分测试,如果Cache Disable了,
2) ARM性能很低的,
性能也要做评估
发表于 2012-2-15 19:12:11 | 显示全部楼层
不建议这么搞。Cache往往是时序关键路径,而且不知道是否有ARM授权。。。

如果你一定要用Cache当RAM,ARM有建议的方式,就是用Cache way locking的方法,这样被locking的way相当于TCM。
发表于 2012-2-17 02:19:05 | 显示全部楼层
interesting
发表于 2012-2-27 11:13:25 | 显示全部楼层
这样做唯一的好处就是可以省点面积,但是带来的就是时序,设计复杂度以及功能受限的风险。

光从功能看,是可以实现的,在SRAM端口处添加mux,但是要充分的FPGA验证和仿真。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 12:51 , Processed in 0.017511 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表