在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 46144|回复: 26

[求助] ERC错误与LVS warning 问题

[复制链接]
发表于 2011-8-31 10:29:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
画flash ADC版图时schematic与layout已全部match, 但是ERC pathchk polygons database有一处报错:ERC PATHCHK ! POWER && ! GROUND NOFLOAT, 报错的位置都是在分压电阻生成的ref电压走线处,不知各位有没有碰到过,这是什么原因呢,是否可忽略?   另外,画一个开关电容全差分运放时,报了一个extraction warning :stamping conflict in SCONNECT - Multiple source nets stamp one target net. Use LVS REPORT OPTION S or LVS SOFTCHK statement to obtain detailed information. 请问这是什么问题,可以忽略吗?请大牛指教啊~~
发表于 2011-8-31 15:33:58 | 显示全部楼层
建议你把ERC这个报错的命令内容发上来
发表于 2011-8-31 15:49:19 | 显示全部楼层
ERC和软连接都会对芯片的性能产生影响,都需clean.
发表于 2011-8-31 22:44:51 | 显示全部楼层
顶。。。。。。。
发表于 2011-9-6 08:41:25 | 显示全部楼层
If youy have LVS clean, you maybe able to ignore ERC error. But if you have soft-connect flag, you need to fix it..

ERC PATHCHK ! POWER && ! GROUND NOFLOAT---- a transistor did not connect to power, nor ground. It is OK if schematic has that.

Soft-connect, two different signals connect to same signal.  you either have short, or miss labeled.

In my experience, soft-connect is more serious than ERC. We follow schematc to do layout, if LVS clean, we do not question ERC (you need to let designer know). But soft-error is your responsibility to fix (Layout).
发表于 2011-9-7 00:02:46 | 显示全部楼层
ERC pathchk polygons database, ERC PATHCHK ! POWER && ! GROUND NOFLOAT
不要紧,这个erc只是info,很多情况下都有的, 就是说既不是power,又不是ground的net ,

erc error还是要看的, 最好自己看懂,有些问题是真正的问题,会影响DRC/LVS 的,

extraction warning :stamping conflict in SCONNECT - Multiple source nets stamp one target net. Use LVS REPORT OPTION S or LVS SOFTCHK statement to obtain detailed information

SOFT CONNECT 肯定要看的, 估计你ADC 的PSUB2 没画吧, soft connect会影响LVS结果的,
一般就是某些该连的net没有连,power net没连接好, gnd没有标识在一起,
 楼主| 发表于 2011-9-9 14:56:38 | 显示全部楼层
回复 6# icfbicfb

谢谢楼上几位热心的回复,您说的PSUB2是什么意思,我是菜鸟一只,第一次画ADC的版图,这一层好像一直不画的@@
发表于 2011-9-9 19:56:25 | 显示全部楼层
单独的IP 是不用画,但是 模拟地和数字地在一个芯片上 而又不是连接在一起 就要画,

也就是芯片上有多个地的时候,比如VSS , VSSA , VSS33 等,  但是calibre只能认识一个地,

用PSUB2/SUBD 盖住IP , calibre就知道了 这个是另外一个地,和数字地VSS( core gnd) 是
2 个地,在芯片上是断开的,  但是在pcb版级可能相连,

这就是soft connect,即2个地通过substrate 是连到一起的, 但是又不是直接相连,有一定的电阻和寄生,

凡是有多个VSS的时候 都要画这层的, 避免soft connect 问题, 你看看看pad的layout上都有这层
也就是让VSS33 分开的意思,

没有SUBD/PSUB2 还有可能导致lvs过不了的,  因为calibre没法接受多个地
发表于 2011-9-19 15:53:02 | 显示全部楼层
8楼说的有道理,其实这个层次是主要是用来做LVS用的。
发表于 2011-9-19 16:56:36 | 显示全部楼层
学习了,5楼的英语不错,8楼版主的知识更广~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-27 06:08 , Processed in 0.024467 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表