在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: goodsilicon

[求助] pipelined ADC的REF电压为什么要接片外电容?

[复制链接]
发表于 2011-3-18 15:40:12 | 显示全部楼层
是应该要接的
个人的理解是:这些reference给后续电路作为基准输入时,后面的电路相当于这个电压基准的负载,负载变动时,如果没有这些电容,ref voltage可能会有比较大的纹波
只是自己的理解,没和人探讨过
发表于 2011-8-17 09:47:38 | 显示全部楼层
加那个大电容好像是decouple的那些reference的pin作用
发表于 2011-8-19 21:39:06 | 显示全部楼层
这种方法有好有坏。
首先,在低速下,bonding wire的寄生电感影响还不明显的时候,这个外接的大电容(一般是一大一小并联,小的滤高频,大的滤低频)可以将reference拖死,防止其随输入信号变化而引入distortion。
然而,在高速情况下,bongding wire的寄生电感会在高频时产生极高阻抗,并且甚至和片上电容产生谐振,引起极大的distortion。这个时候,reference一定要做在片上。做开环的source follower居多。大量使用片上电容,并使用电阻对其进行over-damp处理
发表于 2011-9-24 08:23:10 | 显示全部楼层
不需外接
发表于 2011-9-27 13:40:24 | 显示全部楼层
可降低噪声~~
发表于 2011-9-27 14:31:53 | 显示全部楼层
采样保持时ref的负载在变,加cap减小纹波
发表于 2011-9-28 11:44:03 | 显示全部楼层
回复 13# lonerinuestc


    zheng jie .
发表于 2011-9-30 18:07:16 | 显示全部楼层
Thank you.
发表于 2011-12-26 01:40:47 | 显示全部楼层
我现在就碰到这问题了~~~结个大电容吧,基准爬的太慢~~~不接吧,那负载老在变,基准上下起伏很大~
发表于 2011-12-26 10:09:01 | 显示全部楼层
就是降低高频下ref的输出电阻,所以如果ref本身输出电阻足够低,不接也可以。
反过来说,不接电容,ref本身就一定要满足低阻输出的要求。
接了电容,ref可以不用做的太低阻,节省了功耗。
另外,不要把这里的输出电阻理解成直流输出电阻。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 21:34 , Processed in 0.021384 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表