在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 4369|回复: 2

[原创] 共模反馈时钟问题

[复制链接]
发表于 2011-7-28 19:16:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
以前也没留意,今天突然想起个问题和大家讨论下。

开关电容共模反馈中,时钟相和采样保持电路时钟相的关系是怎样的?我看一般书上举例是这样的:采样相,就是输入输出短接时,与out相连接的开关闭合,放大相,与Vref相连接的开关闭合,但是实际中似乎不一定这样,交换时钟相结果也差不多,想问一下各位有没有研究过这个问题?
发表于 2011-7-29 11:40:20 | 显示全部楼层
两种差不多吧,但倾向于用第一种,因为在采样相完成共模反馈的电荷转移,调节共模电压,减少对积分时的影响。可是,由于与out相连的开关在积分相断开,要想办法降低该开关的电荷注入等的影响。不过,我对这两种接法也存在疑问。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2011-8-7 20:58:24 | 显示全部楼层
回复 2# lindychen



   你说的第一种情况下,仿真结果显示共模反馈完成的时间要快一点,但是其实这个时间并不是问题,电路从启动到正常工作肯定需要一定时间,一般不会要求太快。
另外就是最后确定的共模电平有微小的差别。
但是原理上似乎两种都解释的通,就看细节上有没有缺陷了。有木有深究的童鞋给咱们解答下。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-11-7 05:23 , Processed in 0.017124 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表