在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9081|回复: 9

[求助] Xilinx FPGA接收lvds信号,含有串并转换

[复制链接]
发表于 2011-4-8 15:57:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位高手:
  大家好!请教大家一个问题,使用Xilinx FPGA接收lvds信号并进行串并转换,应该怎么做呢?Xilinx FPGA中有这样的IP核吗?看过的一些资料中都加了RLOC约束,这个约束是基于什么添加的?相对位置是怎么确定的呀?大家帮帮忙,谢谢!
发表于 2011-4-9 12:49:03 | 显示全部楼层
看看xilinx的data-sheet吧,上面有底层管脚的primitive,有专用的LVDS转单端输出的管脚,你例化一个到设计中就可以了。
发表于 2011-4-9 12:53:45 | 显示全部楼层
回复 1# 20100630


    RLOC是约束各个component之间的相对关系的,和LOC区别的是,LOC约束的是绝对关系。他们都是用于后端布局约束用,将某个component布局到某个特定的位置。
发表于 2011-4-9 15:06:07 | 显示全部楼层
使用serdes,看user guide
 楼主| 发表于 2011-4-9 17:20:09 | 显示全部楼层
谢谢各位的回答
发表于 2011-4-11 15:30:33 | 显示全部楼层
如果是低速信号,直接来个转换就行了,设置个计数器采用移位操作将数据打出去,然后接收时再恢复过来就时,那必须得你的数据变化速度不够快,
比如你是8bit数据,至少得每8个时钟周期才变化一次数据才行,如果每时钟都数据变化,就得上serdes了,
发表于 2011-4-12 10:37:32 | 显示全部楼层
THANKS FOR SHARING
发表于 2014-11-11 15:21:07 | 显示全部楼层
谢谢作者
发表于 2014-11-11 15:43:40 | 显示全部楼层
回复 1# 20100630


      受用,谢谢
发表于 2015-8-27 17:04:54 | 显示全部楼层
路过,学习
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 00:31 , Processed in 0.026231 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表