在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 15197|回复: 21

[求助] 请问如何增加二级放大器的共模抑制比呢(CMRR)?

[复制链接]
发表于 2011-1-18 20:12:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做一个Folded cascode的二级放大器  可是最后测CMRR发现没达到要求
请问各位有经验的大神 如何调整电路才能增大CMRR呢?
我用的是蒙地卡罗测的  process&mismatch
单跑process还够. MISMATCH的结果太飘了
发表于 2011-1-18 20:56:26 | 显示全部楼层
差分对的电流源的阻抗要足够高
你是要ac 还是dc 的cmrr?  大信号的cmrr 还是小信号的cmrr
 楼主| 发表于 2011-1-18 21:01:15 | 显示全部楼层
回复 2# vdslafe


    AC的CMRR  小信号 我的尾电流源的阻抗都已经挺高的了 我感觉现在问题好像是输入端的那对MOS管mismatch
发表于 2011-1-19 05:53:56 | 显示全部楼层
回复 3# pz5921087


    那就增加diff pair的w/l,减小vgs试一试,或者不care 面积和输入电阻增加面积,另外看看是不是在mismatch比较严重的情况下有transistor进入linear,如果是适当调整下bias电压
发表于 2011-1-19 13:50:55 | 显示全部楼层
学习了!
 楼主| 发表于 2011-1-19 14:46:19 | 显示全部楼层
回复 4# hezudao


    多谢指教!!我这就去试试
发表于 2011-1-20 03:11:26 | 显示全部楼层
降低input pair的mismatch(增加size, 降低vdsat), 降低current mirror与input pair的gm之比
发表于 2011-1-20 12:41:30 | 显示全部楼层
回复 7# magicdog

"降低current mirror与input pair的gm之比"这个不太理解!望详述,谢谢
 楼主| 发表于 2011-1-20 15:44:41 | 显示全部楼层
回复 7# magicdog

同问 降低current mirror与input pair的gm之比  啥意思...
发表于 2011-1-20 19:41:23 | 显示全部楼层
hao a xiexie a
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 11:23 , Processed in 0.021570 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表