在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: silverpuma

[原创] 带隙trim电路的疑问

[复制链接]
发表于 2010-6-20 00:11:05 | 显示全部楼层
理想值好像是芯片自己设计好的,因为没有外部参考

"芯片自己设计好的" 还要trim干嘛?直接接buffer供给其他电路就可以了
回复 支持 反对

使用道具 举报

发表于 2010-6-20 01:10:58 | 显示全部楼层
lz电路功能分析 可能有点误差,误解了别人的设计思路。
回复 支持 反对

使用道具 举报

发表于 2010-6-20 01:49:26 | 显示全部楼层
又是美芯的片子
回复 支持 反对

使用道具 举报

发表于 2010-6-20 08:54:50 | 显示全部楼层
楼主的意思是电阻是采用MOS管产生的?如果不是那么为什么要自动调节?如何调节呢?能不能把简单的示意图贴出来?
回复 支持 反对

使用道具 举报

发表于 2010-6-20 12:51:40 | 显示全部楼层
总得有个绝对的参考点,否则就是不准确的
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-6-20 16:52:53 | 显示全部楼层
示意图不简单,所以不好画撒,芯片1/3的版图面积都是为了产生十几个trim信号的。trim信号全部是数字信号,要么是高电位要么是低电位。
    比如带隙电压,就是那种很经典的NPN架构的,用NPN加电阻加运放做出来的带隙,trim其中的电阻的阻值(直接短掉电阻串的个数);还可以trim芯片内部的偏置电流(直接改变二极管连接的MOS管的个数);还可以trim振荡器的时钟(改变充放电电容的个数)。
    这些trim信号的产生都是由内部电路自动实现的。电路里面有一些浮栅的MOS管,有一些类似于寄存器的相同单元,还有一些奇怪的电压信号。

14# refugee
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-6-20 16:58:08 | 显示全部楼层
其实,是active-semi的片子 13# lovexxnu
回复 支持 反对

使用道具 举报

发表于 2010-6-20 20:27:26 | 显示全部楼层
我来回答一下楼主,那些控制trim电阻的数字信号来源于内部的ROM(你所谓的浮栅的MOS管);
当芯片做ATE测试的时候,就会对基准输出电压管脚进行检测到,根据基准管脚电压与外部理想电压的差值,来写内部ROM值,从而使得基准管脚电压输出准确。
不知道我的理解真确否
回复 支持 1 反对 0

使用道具 举报

 楼主| 发表于 2010-6-20 20:59:47 | 显示全部楼层
有点道理,但是ROM需要外部控制信号来进行擦写吧,可是这里是没有任何外部接口的。擦写的电压信号都是芯片的电源VDD,通过一些模拟电路内部产生的,有这样的ROM么?
18# icseubear
回复 支持 反对

使用道具 举报

发表于 2010-12-8 23:02:20 | 显示全部楼层
帮顶 期待好的答案
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 19:09 , Processed in 0.019640 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表