在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 57|回复: 0

[求助] Pipeline-sar ADC residual signal 提取及处理

[复制链接]
发表于 昨天 16:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 xujiabin 于 2025-12-4 17:25 编辑

  如题,目前在做一个pipeline-sar ADC,

  目前遇到的问题是如何准确地取出第一级SAR ADC 的残差信号,目前第一级的结构(3bit,1.2V为例)如下图,输入差分信号的话,最终比较完后上下极板的电压差(残差信号)不正确。具体表现为当输入处于以下范围 0—0.15 V,0.3—0.45 V,0.6—0.75 V,0.9—1.05 V 时,得到的残差电压是输入信号和量化信号+1LSB的差值。其他的输入范围时能得到正确的残差电压。例:当输入差分电压是0.05V时,得到000,但是残差电压是0.1V而不是0.05V;当输入0.54V时,得到011,此时的残差电压就为正确的0.09V。

3 bit SAR

3 bit SAR

量化范围

量化范围
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-5 00:25 , Processed in 0.012888 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表