在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 600|回复: 6

[求助] 流水线ADC测试问题

[复制链接]
发表于 2025-7-10 10:01:41 | 显示全部楼层 |阅读模式
悬赏200资产已解决
流水线ADC在输出码值在8192的时候底噪比较干净,在输出大码值或小码值的时候,1.5Mhz以内的底噪有明显抬高,目前大概能定位是参考电压的问题,但没有啥头绪,想问问前辈们有其他看法或建议吗?
输出码值在8192附近的频谱

code_8192.png
输出码值在40附近的频谱
code_40.png

最佳答案

查看完整内容

横坐标改成对数看看,看不太清

点评

输出码值在8192和40,能解释一下吗?多少位ADC?  发表于 2025-8-20 12:50
发表于 2025-7-10 10:01:42 | 显示全部楼层
横坐标改成对数看看,看不太清
回复

使用道具 举报

发表于 2025-8-12 23:07:58 | 显示全部楼层
确定是参考电压的问题嘛,我之前也遇到过,感觉是因为低频输入时谐波集中在直流附近
回复

使用道具 举报

 楼主| 发表于 2025-8-21 17:56:49 | 显示全部楼层


   
nanke 发表于 2025-8-20 10:48
横坐标改成对数看看,看不太清


已经找到原因了,就是VREF引入的1/F噪声
回复

使用道具 举报

发表于 2025-8-22 10:11:07 | 显示全部楼层


   
cscs0120 发表于 2025-8-21 17:56
已经找到原因了,就是VREF引入的1/F噪声


仿真没仿出来吗?还剩说VREF外灌的,外灌应该不会有大的1/f noise。最大最小处最明显,是因为差分结构吗
回复

使用道具 举报

 楼主| 发表于 2025-8-22 11:28:20 | 显示全部楼层


   
nanke 发表于 2025-8-22 10:11
仿真没仿出来吗?还剩说VREF外灌的,外灌应该不会有大的1/f noise。最大最小处最明显,是因为差分结构吗
...


仿真只仿了瞬态的FFT,仿不到低频的噪声,之前没有单独仿VREF模块的噪声,这个大的1/f噪声是内部VREF模块产生的,最大最小处明显是因为VREF是随输入信号摆幅线性叠加到ADC里面的,当你输入差分信号为0的时候,VREF模块不会引入噪声
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 03:14 , Processed in 0.019590 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表