在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 116|回复: 1

[讨论] 下极板采样SAR ADC上极板电压复位实现方式

[复制链接]
发表于 昨天 14:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  楼主最近在做两级的pipeline SAR ADC,其中第一级用下极板采样,第二级用上极板采样。看文献说下极板采样逻辑复杂但是线性度较高,自己实践后发现对于上极板电压复位实现方式有一些问题。

  一开始用的CMOS传输门,但发现无论是复位速度还是精度性能都不太好;后来用自举开关替代有部分改善,如图,还是有一些问题想请教大家。首先是复位精度:当复位开关管子尺寸较大时上极板可以很快复位到Vcm附近,但是正负两端的上极板电压会存在差值,在几mV之上, 并且相邻周期的差值是正负交替的,这样应该就是非线性而不是偏移?其次,复位开关管尺寸增大,寄生电容增大,会导致上极板电压存在分压而按比例缩小,如图。
  按照现在的测试结果看,复位的速度和精度存在取舍,很难实现较高精度。大家是如何实现高速高精度上极板电压复位的?请大家多多赐教。
屏幕截图 2025-05-09 135943.png

屏幕截图 2025-05-09 132718.png
发表于 昨天 19:03 | 显示全部楼层
ASSCC-2024 9.1 A 28nm CMOS 12-bit-600-MS/s 15.6 mW pipelined ADC with two-stage gainboosting FIA-based RA 有分析过你的问题,可以关注他们的Journal
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-10 02:45 , Processed in 0.016702 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表