在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 68|回复: 0

[原创] AG32引脚的上下拉的实现及驱动能力设置

[复制链接]
发表于 前天 14:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 SHYG 于 2025-4-2 14:06 编辑

对于MCU开发者,端口的上下拉再熟悉不过了。硬件的设计人员也会特别关注每一个引脚的上电默认电平。但是AG32的大部分端口在程序加载前是floating状态的。复位结束后,FPGA的配置程序开始从flash里加载,加载时间随着程序的大小略有区别,一般在20mS,也就是说,在上电复位后到端口上下拉起效,至少还有20多mS的不定状态。很多开发人员往往因为这短暂的20mS,导致系统无法启动,或者进入一个未知的状态。因此,一般建议设计人员对上电电平有要求的引脚外加适当的上下拉电阻。AG32内部的上下拉电阻的阻值在40k左右。
AG32的上下拉在ASF文件里配置,

比如给PIN96设置上拉:

set_instance_assignment -name WEAK_PULL_UP_RESISTOR ON -to PIN_96
或者

set_instance_assignment -name CFG_KEEP -to PIN_96 2'b10 -extension
这两种方法效果一样,可以只用其中一种。如果两个都用,那就是同时用两个40k电阻上拉,相当于20k上拉。

如果给PIN96设置下拉,则使用以下方式:
set_instance_assignment -name CFG_KEEP -to PIN_96 2'b01 -extension
设置下拉就一种方法,也就是只能40k下拉。
从上面也可以看出,AG32的上下拉是通过改变CPLD里的配置来实现的。也就是说,AG32如果要动态改变上下拉,那就比较麻烦。MCU需要通过FCB接口(FPGA CONTROL BLOCK)来重新配置CPLD。AGM提供了官方例程,但是客户用的比较少,因此这里也不介绍了。如果有需要的,我们可以微信探讨。
同样,在某些场合,开发者需要增强端口驱动能力,以此来增加可靠性,增加抗干扰能力。这同样也在ASF文件里配置。

如增强PIN96的驱动能力到16mA:
set_instance_assignment -name CURRENT_STRENGTH -to PIN_96 16MA
驱动能力最高可以到32mA, 2mA一个step。
相比其它MCU, AG32在这方面设置起来的确麻烦一点,开发者需要注意一下。https://item.taobao.com/item.htm ... .0.0.621e2c1b1WjywJ
以上网站可以购买到AG32相关产品和方案定制!


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-4 00:39 , Processed in 0.012500 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表