在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 427|回复: 6

[求助] 佬,使用的是virtuosoIC618版本0.18工艺文件,pmos反相器绘制版图DRC仿真运行错误

[复制链接]
发表于 7 天前 | 显示全部楼层 |阅读模式
50资产
错误:LAT.3P { @ N-well pickup OD to PMOS space > 30um 修改n井和pmos有源区四周大于等于30um都试了还是错,呜呜呜能不能指点一下

07C9D8B3F7A283955D360B6E979440EC.png
94C7DB4BC5D66A41B930B7B97AE12AEB.png
发表于 7 天前 | 显示全部楼层
没有pick up,画下nwell ring
发表于 7 天前 | 显示全部楼层
你把layout截全
发表于 7 天前 | 显示全部楼层
guardring 到pmos 有源区要小于30
 楼主| 发表于 7 天前 | 显示全部楼层


fengrlove 发表于 2025-3-24 09:06
没有pick up,画下nwell ring


画了 就是mos这两个都是同样的问题 我不是很能理解
C6492852BA0377BCD1D4B13484A702D7.png
发表于 7 天前 | 显示全部楼层


小菜鱼 发表于 2025-3-24 09:14
画了 就是mos这两个都是同样的问题 我不是很能理解


DNW把nmos包住干嘛?包P就行
发表于 7 天前 | 显示全部楼层


miamiamia 发表于 2025-3-24 09:16
DNW把nmos包住干嘛?包P就行


话不能这么绝对,楼主可以看看是啥工艺,把器件的剖面图研究研究看看是不是少层次或者多层次了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-31 22:35 , Processed in 0.023193 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表