在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 175|回复: 3

[求助] 电容阵列DAC后仿时生成的电压不正确

[复制链接]
发表于 昨天 15:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教一下各位大佬,这个DAC是用在SAR ADC中的一部分,指标是5bit 20M采样率。DAC用于比较电位差。
第一次设计没有经验,在后仿真出现压降不足的问题。
用的是SMIC130nm的工艺,MiM电容,单位电容的大小是30fF。
上极板采样,VCM-based结构。仿真结果如图,给定的VREFP是1.2 VREFN是0.4 共模电压0.8
前仿真的压降是正确的,只提取开关的后仿是正确的,整个DAC提参只提R是正确的,如果提参提R+C 后仿真就会出现图2的问题。

dac前仿真

dac前仿真

dac后仿真

dac后仿真

目前认为是寄生电容的问题,已经尝试过的办法:1. 更换单位电容 20fF和60fF都没有解决问题,60fF的电容结果更差。
2. 延长每一位的时间,测试后发现不是充放电时间不足的问题,电压已经明显平衡,但是数值不对。


发表于 昨天 16:48 | 显示全部楼层
可以只提C+CC,这样所有net都跟原理图一样的,方便找问题。看看是哪些寄生电容影响大,
 楼主| 发表于 昨天 19:01 | 显示全部楼层
感谢大佬的建议,刚我又去提了一下c+cc 重新运行发现是准的,然后又提了R+C+CC 发现也是准的。
真是滑天下之大稽,只有R+C不行,R+C+CC可以
发表于 2 小时前 | 显示全部楼层


MoYu258 发表于 2025-3-18 19:01
感谢大佬的建议,刚我又去提了一下c+cc 重新运行发现是准的,然后又提了R+C+CC 发现也是准的。
真是滑天下 ...


我的理解是:你不提CC的话,好像就只得到寄生电阻和金属对sub的电容,而Cdac中的电容主要靠的是金属之间的耦合得到的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-19 13:12 , Processed in 0.019452 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表