在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 213|回复: 2

[求助] 20GVCO设计

[复制链接]
发表于 3 天前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前在做20G的锁相环,VCO是LC_TANK类型的,总共又128个code调节电容阵列,电感用EMX提取多port参数仿真,后仿真发现在code=0时也就是高频时不起振,但是在code=128低频时起振,与理论相违背,为什么低频下可以起振,高频下不能起振,一般高频下都是寄生电容,Q值会很高,高频下起振会更容易,想不明白这个问题,有没有佬可以解答一下困惑
发表于 3 天前 | 显示全部楼层
高频时降低仿真的时间步长看看
发表于 前天 09:49 | 显示全部楼层
更简单一点,transient noise打开,看看是不是仿真器导致的起振问题,另外把仿真时间加长一点,是不是起振时间边长了~~~如果是仿真器或者起振时间问题,而且设计对这个起振时间要求不高,仿真的时候电感加入初始电流来起振。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 19:01 , Processed in 0.018985 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表