在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 293|回复: 0

[全新] 1SG085HN1F43I1VGAS 1SG085HN3F43E2VGAS 1SG085HN3F43E3VGAS-Stratix® 10 GX FPGA

[复制链接]
发表于 2024-11-2 13:07:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Stratix® 10 GX FPGA采用创新的Hyperflex™ FPGA架构,将嵌入式多芯片互连桥接器 (EMIB)、高级接口总线 (AIB) 和芯片组等技术结合在一起。 因此,与上一代高性能FPGA相比,Stratix 10器件的性能提高了2倍。

Stratix 10 GX FPGA 设计用于满足高吞吐量系统的高性能要求。明佳达 星际金华 供应及回收 1SG085HN1F43I1VGAS 1SG085HN3F43E2VGAS 1SG085HN3F43E3VGAS-Stratix® 10 GX FPGA,陈先生qq 1668527835 期待与您合作。

产品选型:
1SG085HN1F43I1VGAS
1SG085HN3F43E2VGAS
1SG085HN3F43E3VGAS


规格:
逻辑元素(LE):841000
自适应逻辑模块 (ALM):284960
自适应逻辑模块 (ALM) 寄存器:1139840
结构和 I/O 相锁环路 (PLL):16
最大嵌入式内存:72 Mb
数字信号处理 (DSP) 区块:2016
数字信号处理 (DSP) 格式:乘累加,可变精度,定点(硬IP),浮点(硬IP)
硬内存控制器:是
外部内存接口 (EMIF):DDR, DDR2, DDR3, DDR4, HMC, MoSys, QDR II, QDR II+, RLDRAM II, RLDRAM 3
I/O数量:688
封装:FBGA-1760

特性:
利用2X内核时钟频率性能实现吞吐量突破
采用Hyperflex FPGA架构,可减小IP尺寸,将跨多个器件的设计整合到单个器件中,与上一代器件相比,功耗降低高达70%
通过更快时钟频率降低总线宽度并减小知识产权 (IP) 尺寸,从而腾出额外的FPGA资源以增加功能
提高性能,减少路由拥堵,使用超感知设计工具实现更少设计迭代

应用:
ASIC 原型设计
网络安全
数据中心加速
有线
雷达
OTN/数据中心互连


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 01:44 , Processed in 0.012024 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表