在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 306|回复: 0

求助SAR ADC 分段式DAC设计中遇到一个问题

[复制链接]
发表于 2024-7-5 12:51:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

                               
登录/注册后可看大图


在这个结构中 ADC在sample时 Q=(VI-VCM)*Ctotal
                          在bit trial时 Q=(Vr-Vo)*Ctotal
根据电荷守恒:  (VI-VCM)*Ctotal = (Vr-Vo)*Ctotal
                       Vo=VCM+Vr-VI
比如VCM=0.5V,Vr=1v时
                       Vo=1.5V-VI
这样会导致 比较器的输入端 也就是Vo值有可能会大于1V,使得1V工作的比较器无法正常比较。
要解决这个问题,我有两种思路:
1.Vref设计成600mV(小于1V)
2.采样时电容上极板接地 而不接VCM

请大佬帮我看看解题思路是否正确?
还有这个结构是否真的是出现了这种DAC_out 过冲的现象?还有设计中是咋解决的?

礼服了.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-8 10:40 , Processed in 0.020865 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表