在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1352|回复: 4

[求助] 简并点问题

[复制链接]
发表于 2024-7-3 10:33:15 | 显示全部楼层 |阅读模式
100资产
在带隙中为了仿真简并点,断开了运放的输出回路,并在原输出端加入DC扫描,观察输出DC,仿真结果DC扫描电压和输出电压交点就是简并点,有如下几个问题

(1)这种仿真方法正确吗?
(2)这种仿真说明,如果接入运放,运放输出端即PMOS栅极的电压值就恰好是这个交点?
(3)如果只有一个简并点,且这个简并点电压不会是0电流状态就不需要启动电路吗?如果恰好是0电流就需要启动电路,这对吗?
(4)如果两个以上简并点,是否就一定需要启动电路
希望大佬帮忙解答一下小弟疑惑

发表于 2024-7-3 13:37:07 | 显示全部楼层
直接BG输出连接0Ω电阻到理想电压源,扫描理想电压源电压值看源出的电流与0的交点个数

点评

这个也是常见的仿真方法  发表于 2024-10-8 09:34
 楼主| 发表于 2024-7-3 16:32:59 | 显示全部楼层
顶一下
发表于 2024-7-4 14:18:48 | 显示全部楼层
本帖最后由 nine_days 于 2024-7-4 14:21 编辑

(1)可以用,个人认为有参考性
(2)根据久远的记忆来讲,是这样的
(3)必须要启动电路,这种方式只是扫描除了0V时的情况以外的其他会不会有简并点
(4)所有带隙都要启动电路,保证不会出现随机问题
其实还可以蒙卡看看,会不会有不启动的现象,但是一定要有启动电路的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-31 06:25 , Processed in 0.016275 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表