在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 694|回复: 3

[求助] 关于高速ADC数据流输出的问题

[复制链接]
发表于 2024-4-4 01:29:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

目前做的ADC输出数据的速率有400M。
想问一下各位大神,
1.ADC数字数据输出是否可以直接输出到PCB板上?
2.如果用LVDS驱动的话是否可以自己制作?会有一些协议吗?

3.LVDS的带载能力有多强呢,是否片上的输出口直接可以bondwire输出片外?
4.仿真的时候从片内到pcb上加多少的电容比较合适?高速pcb的负载电容的数量级是多少呢?


发表于 2024-4-4 14:45:43 | 显示全部楼层
插眼,关注一下
发表于 2024-4-4 15:33:35 | 显示全部楼层
使用Undersampleing Technique
 楼主| 发表于 2024-4-8 20:01:35 | 显示全部楼层


billlin 发表于 2024-4-4 15:33
使用Undersampleing Technique


大神您好,如果我只测试single tone的话,请问如果使用降采样技术,量化噪声、噪底会不会因为折叠变得很大,导致ENOB和正常的情况不同。而且咱们的带宽是不是也会缩减很多,在测试时只能去用降采样后的采样率去测试低频的信号?这对我们的测试有影响吗,谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-24 02:23 , Processed in 0.017853 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表