在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1845|回复: 14

[求助] 积分器的环路稳定性

[复制链接]
发表于 2024-3-22 16:54:41 | 显示全部楼层 |阅读模式
10资产
请教积分器的环路稳定性应该如何仿真?

发表于 2024-3-22 17:18:05 | 显示全部楼层
用iprobe或者diffstbprobe吧,放在反馈环路中
 楼主| 发表于 2024-3-22 18:59:55 | 显示全部楼层


merenguelee 发表于 2024-3-22 17:18
用iprobe或者diffstbprobe吧,放在反馈环路中


用iprobe不行啊,仿出来的波形很奇怪
屏幕截图 2024-03-22 185804.png
发表于 2024-3-22 19:23:01 | 显示全部楼层


zxy408120629 发表于 2024-3-22 18:59
用iprobe不行啊,仿出来的波形很奇怪


你这是单端输出的吗,有TB的图?
发表于 2024-3-23 18:54:07 | 显示全部楼层


zxy408120629 发表于 2024-3-22 18:59
用iprobe不行啊,仿出来的波形很奇怪


都不知道你的电路是什么样的。。。没办法判断呢
发表于 2024-3-23 21:55:18 | 显示全部楼层
本帖最后由 chf1 于 2024-3-23 21:58 编辑


zxy408120629 发表于 2024-3-22 18:59
用iprobe不行啊,仿出来的波形很奇怪


你这个看着静态工作点就不太正常,建议先检查DC对不对

还有一个可能是你DC是对的,但DC源直接怼在反馈环路输入端,导致stb直接认为反馈路径上某个点ac接地了
 楼主| 发表于 2024-3-25 09:42:44 | 显示全部楼层
本帖最后由 zxy408120629 于 2024-3-25 09:44 编辑


merenguelee 发表于 2024-3-22 19:23
你这是单端输出的吗,有TB的图?

输入时钟是一个0到1.8V的方波信号,vref为0.9V

                               
登录/注册后可看大图



 楼主| 发表于 2024-3-25 09:52:06 | 显示全部楼层
本帖最后由 zxy408120629 于 2024-3-25 09:53 编辑


幽子羽 发表于 2024-3-23 18:54
都不知道你的电路是什么样的。。。没办法判断呢


clk是0到1.8V的方波信号,VREF是0.9V电压,电源电压为1.8V
1711331392797.jpg
发表于 2024-3-25 10:44:57 | 显示全部楼层


zxy408120629 发表于 2024-3-25 09:52
clk是0到1.8V的方波信号,VREF是0.9V电压,电源电压为1.8V


您的电路直流工作点是如何稳定的?思考一下
 楼主| 发表于 2024-3-25 13:43:33 | 显示全部楼层


yangleiqiang 发表于 2024-3-25 10:44
您的电路直流工作点是如何稳定的?思考一下


逐步收敛,最后稳定,但是我觉得直接加iprobe不太对,因为瞬态,稳定之前的工作点并不对,还不太清楚该如何搭test bench去模拟稳定时的状态
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 00:25 , Processed in 0.034756 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表