在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 429|回复: 4

[求助] 差分设计形式的阻抗匹配电路ADS仿真

[复制链接]
发表于 2023-10-17 20:22:32 | 显示全部楼层 |阅读模式
20资产

                               
登录/注册后可看大图


源端(绿色框)输出差分信号,在16.67KHz下测得的阻抗为43.048-j*11.202Ω,想要以红框中的匹配电路形式进行阻抗匹配,假设后级阻抗为50Ω,该如何用ADS仿真这个匹配电路呢

最佳答案

查看完整内容

大概就是这样 昨天晚上有点仓促,忘了最后的50欧姆阻抗了,应该是这样的:
发表于 2023-10-17 20:22:33 | 显示全部楼层
本帖最后由 dongming 于 2023-10-18 15:52 编辑


大概就是这样

ADS_circuit.png



昨天晚上有点仓促,忘了最后的50欧姆阻抗了,应该是这样的:

ADS_circuit2.png
发表于 2023-10-17 22:30:15 | 显示全部楼层
用个简单的电路优化就可以了。这种差分的电路基本上也是上下对称的,所以也就是两个变量。
发表于 2023-10-17 23:23:41 | 显示全部楼层
goooooooooooood
 楼主| 发表于 2023-10-25 19:43:52 | 显示全部楼层


多谢多谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 23:37 , Processed in 0.059991 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表