手机号码,快捷登录
找回密码
登录 注册
您需要 登录 才可以下载或查看,没有账号?注册
举报
lodestar6666 发表于 2023-4-17 16:59 PDn不应该接到启动电路部分吧?这导致启动时PDn的高电平将输出拉高
lodestar6666 发表于 2023-4-17 19:40 启动时VBG低电平,M16导通,PDn高电平,M15导通,则M9的栅极被拉低,导致M9导通,VBG被拉到接近VDD ...
lodestar6666 发表于 2023-4-18 15:14 你按照参考电路这个仿真信号来仿真,VDD别上升那么快。
yxpkq 发表于 2023-4-18 18:14 上升时间已经改为30u了 还是会过冲 之前是1u
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-2-23 02:38 , Processed in 0.024581 second(s), 7 queries , Gzip On, Redis On.