在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4140|回复: 10

[原创] FVF LDO架构的输出电压

[复制链接]
发表于 2023-3-27 18:44:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位前辈们,对于传统的LDO可以通过改变反馈电阻的比值来调整LDO的输出电压,但是对于FVF架构的LDO其反馈是单位增益负反馈,那么怎样做才能获得自己想要的输出电压呢?难道是通过调整基准Vref的值来调吗?
 楼主| 发表于 2023-3-27 18:47:56 | 显示全部楼层
应该有其他方法可以调节输出电压的大小吧?
发表于 2023-3-27 19:31:33 | 显示全部楼层
FVF前面不是有一级提供Vgate端电压呀,调节那个就可以了
发表于 2023-3-27 23:19:55 | 显示全部楼层
FVF一般是作为快反馈环路吧,调整慢反馈环路的Vref就可以了
 楼主| 发表于 2023-3-28 21:29:58 | 显示全部楼层


BlackFeatherKK 发表于 2023-3-27 23:19
FVF一般是作为快反馈环路吧,调整慢反馈环路的Vref就可以了


那也就是控制基准的输出咯?
 楼主| 发表于 2023-3-28 21:31:09 | 显示全部楼层


jiaoda 发表于 2023-3-27 19:31
FVF前面不是有一级提供Vgate端电压呀,调节那个就可以了


如果是这个来控制,就不能做到精细的控制了吧?感觉这样不太合理
发表于 2023-3-29 13:48:32 | 显示全部楼层


vannylee 发表于 2023-3-28 21:31
如果是这个来控制,就不能做到精细的控制了吧?感觉这样不太合理


输出跟输入比,控制点就选那个gate呀,准不准看你环路增益呀,只不过会出现环路套环路
 楼主| 发表于 2023-3-29 20:39:52 | 显示全部楼层


jiaoda 发表于 2023-3-29 13:48
输出跟输入比,控制点就选那个gate呀,准不准看你环路增益呀,只不过会出现环路套环路 ...


前辈我想问下对于FVF架构的LDO,如图,STB仿真的时候iprobe的位置应该放在哪呢?放在调整管栅端嘛?
微信截图_20230329203815.png

发表于 2023-3-30 09:13:51 | 显示全部楼层


vannylee 发表于 2023-3-29 20:39
前辈我想问下对于FVF架构的LDO,如图,STB仿真的时候iprobe的位置应该放在哪呢?放在调整管栅端嘛?


这里有两个独立环路,要分别仿真稳定性
 楼主| 发表于 2023-3-30 09:15:06 | 显示全部楼层


acocacol 发表于 2023-3-30 09:13
这里有两个独立环路,要分别仿真稳定性


iprobe应分别放在M01的栅端、MB2的栅端对嘛?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-13 21:22 , Processed in 0.027237 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表