在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1628|回复: 15

[求助] 栅到源漏两端孔距问题

[复制链接]
发表于 2022-12-7 16:22:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 yli345 于 2022-12-7 16:27 编辑

请问下,就是在画mos管的时候有时候为了省空间栅到源漏的间距不一样可以吗?(听说一段电阻变变大?)有什么资料可以供参考吗
1670401586786.png
发表于 2022-12-7 16:38:38 | 显示全部楼层
一般间距不一致都是制作来用于耐高压,过大电流。
 楼主| 发表于 2022-12-7 16:42:23 | 显示全部楼层


李幕白 发表于 2022-12-7 16:38
一般间距不一致都是制作来用于耐高压,过大电流。


那普通逻辑器件的mos管就一般都要求栅到源漏孔间距一样是吗?
发表于 2022-12-7 16:44:23 | 显示全部楼层
茂矽?

点评

啥?  发表于 2022-12-7 16:52
发表于 2022-12-7 17:02:02 | 显示全部楼层


yli345 发表于 2022-12-7 16:42
那普通逻辑器件的mos管就一般都要求栅到源漏孔间距一样是吗?


普通的MOS管的话 得看工艺,看制程,有见过加dummypoly来保证POLY的位置的准确性,就是为了保持poly到DIFF的间距一致。DIFF上面的孔的这些间距也不全是固定位置,只不过是你调用的是固定的位置,手动画只要是满足DRC就可以了。

点评

(非高压器件这样画)  发表于 2022-12-7 17:29
就比如说宽的那端电阻会更大  发表于 2022-12-7 17:28
我这个是全定制的,就自己一层一层画。哦哦那意思说在画一个MOS管的时候有时栅到源漏端孔的间距不同是可以的咯,但总感觉性能上会有啥影响  发表于 2022-12-7 17:27
发表于 2022-12-8 09:14:35 | 显示全部楼层
能过DRC就行,反正按照我目前的工艺来说,间距是固定死的不管是调用还是全定制。

点评

多谢  发表于 2022-12-8 14:01
发表于 2022-12-8 13:20:51 | 显示全部楼层
大小不一样的管子源漏共用会出现楼主说的那个问题 我一般都无视了      

点评

是的,哦哦,这样啊  发表于 2022-12-8 14:07
发表于 2022-12-14 09:38:21 | 显示全部楼层
完全可以没有问题,

点评

好的,多谢  发表于 2022-12-15 13:43
发表于 2022-12-14 09:58:11 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 20:26 , Processed in 0.024894 second(s), 16 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表