在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1434|回复: 1

[求助] 如何降低翻转阈值很高的反相器的功耗?

[复制链接]
发表于 2022-12-2 16:19:33 | 显示全部楼层 |阅读模式
200资产
本帖最后由 lupinix 于 2022-12-2 16:20 编辑

我现在需要用一个反相器去采样一个正弦信号(振幅0.6V,DC电平0.6V,频率100M),来输出一个占空比为82.5%的低抖动方波。根据反相器翻转阈值的公式V_th=(VDD-|V_TP |+V_TN √(K_n⁄K_p ))/(1+√(K_n⁄K_p )),需要PMOS的宽长比远大于NMOS,但是为了下降时间不至于太大从而增加输出方波的抖动,NMOS的宽长比也不能太小,因此反相器整体的功耗变得很高,有没有什么办法能使提高反相器的翻转阈值但功耗又不至于特别高(相对于翻转阈值在VDD/2的反相器)?
PS 为了缩小宽长比的差距,PMOS管采用了LVT的管子,NMOS采用了HVT的管子。

电路图.jpg

翻转阈值公式

翻转阈值公式
发表于 2022-12-2 17:29:17 | 显示全部楼层
  
Nmos 上多串 nmos ,  
上面那 nmos body effect vt变高

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 14:55 , Processed in 0.018765 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表