在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2361|回复: 3

[求助] 共源和共源共栅运放GBW相同,为什么还要用共源共栅结构提升增益呢?

[复制链接]
发表于 2022-9-16 11:04:30 | 显示全部楼层 |阅读模式
50资产
Sansen书上讲到,在相同跨导gm和负载电容CL下,共源CS和共源共栅Cascode运放的GBW相同,而BW和直流增益不同。
如果运放仅用于高频段,就没有必要使用Cascode结构。
那么Cascode提升输出阻抗提升增益的意义是什么?
从闭环反馈的角度看,Cascode开环增益高,闭环增益的误差小。但是这只在低频时成立,在高频下共源CS和共源共栅Cascode运放的幅频曲线是重合的,也就是高频增益一致。
image.png
image.png
image.png

最佳答案

查看完整内容

虽然GBW相同,响应速度一致,但是对于低频特别是DC信号来说...高增益就是低误差,低失真。
发表于 2022-9-16 11:04:31 | 显示全部楼层
虽然GBW相同,响应速度一致,但是对于低频特别是DC信号来说...高增益就是低误差,低失真。
 楼主| 发表于 2022-9-16 11:30:02 | 显示全部楼层


castrader 发表于 2022-9-16 11:16
虽然GBW相同,响应速度一致,但是对于低频特别是DC信号来说...高增益就是低误差,低失真。
...


那就是Cascode在低频时有优势在高频是没有优势吗,sansen书里好像也是这个意思。
发表于 2022-9-16 17:29:05 | 显示全部楼层
是的。再高的精度被响应速度限制后,也体现不出来
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-6 12:38 , Processed in 0.025183 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表