在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2529|回复: 9

[求助] 如何改善LDO版图功率管寄生电阻太大

[复制链接]
发表于 2022-8-25 21:38:39 | 显示全部楼层 |阅读模式
100资产
我画了一个LDO的版图,但是功率管的寄生电阻太大了,问问友友们有没有改善的办法呀,下图是我的LDO版图,右上角是功率管,左边和下面的是补偿电容,求一些画版图介意
1.png

最佳答案

查看完整内容

1、面积允许的情况下,把LDO power管子单独一个个摆,不共用source、drain端,这样的好处是可以增加EM,减少寄生电阻。 2、尽量用多层金属叠起来,比如现在mos上只有2根m2,一根接source端,一根接drain端,可以在两根m2上面在铺一层m6,然后m2到m6在打上via,这样的好处同上,增加EM,减少寄生电阻。
发表于 2022-8-25 21:38:40 | 显示全部楼层
1、面积允许的情况下,把LDO power管子单独一个个摆,不共用source、drain端,这样的好处是可以增加EM,减少寄生电阻。
2、尽量用多层金属叠起来,比如现在mos上只有2根m2,一根接source端,一根接drain端,可以在两根m2上面在铺一层m6,然后m2到m6在打上via,这样的好处同上,增加EM,减少寄生电阻。
发表于 2022-8-26 01:26:06 | 显示全部楼层
不说我还以为黄的区域是功率管。
减少寄生电阻无非多打孔,增加导电层次。
不过从版图来看,你的设计问题应该居多,用miller补偿很容易就能把一个功率不咋大的LDO给补偿完。
如果大电流的话,增大功率管,不妨考虑插入buffer推高次极点或者用pseudo-ESR方法造一个零点。
发表于 2022-8-26 08:54:26 | 显示全部楼层
为什么补偿电容这么大,一般LDO,功率管最大
 楼主| 发表于 2022-8-26 09:51:07 | 显示全部楼层


neonato 发表于 2022-8-26 01:26
不说我还以为黄的区域是功率管。
减少寄生电阻无非多打孔,增加导电层次。
不过从版图来看,你的设计问题 ...


可是前仿没问题,设计的是一个无片外电容的LDO
发表于 2022-8-26 11:14:25 | 显示全部楼层
谢谢分享
发表于 2022-8-26 15:35:13 | 显示全部楼层
建议抄个靠谱的结果
 楼主| 发表于 2022-8-26 19:25:56 | 显示全部楼层


ClarenceCN 发表于 2022-8-26 15:52
1、面积允许的情况下,把LDO power管子单独一个个摆,不共用source、drain端,这样的好处是可以增加EM,减 ...


好的,回答的很专业,谢谢大哥
 楼主| 发表于 2022-8-26 19:28:20 | 显示全部楼层


ClarenceCN 发表于 2022-8-26 15:52
1、面积允许的情况下,把LDO power管子单独一个个摆,不共用source、drain端,这样的好处是可以增加EM,减 ...


我看到有一种画法是功率管的源漏端都从M1打孔打到M6,最后连最高层M6线出来,这种法子可以不

发表于 2022-8-27 10:16:39 | 显示全部楼层


一叶孤舟丶 发表于 2022-8-26 19:28
我看到有一种画法是功率管的源漏端都从M1打孔打到M6,最后连最高层M6线出来,这种法子可以不

...


这样可以的,这个要确保的就是从最高层M6连出来的线要满足EM的要求,比如要求2mA,那么单根M6的width就要满足这个要求,底层的话有叠层,加起来满足2mA就可以。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 16:10 , Processed in 0.032034 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表