在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2254|回复: 0

[资料] 应用于图像视频和通信系统MS9180参数

[复制链接]
发表于 2022-6-8 20:47:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
MS9180描述
MS9180 是单芯片、单电源、8bit、32MSPS模数转换器;MS9180 使用多级差分流水线架
构保证了 32MSPS 数据转换数率下全温度范围内无失码。
MS9180 的输入适合图像视频和通信系统应用;用户可以根据实际需要选择单端输入或者差分输入,也可根据需要选择输入范围和消除失调。
MS9180 内部集成的采样保持放大器,既适合复用系统又适合开关全波电压范围的
连续信道,采样单信道输入频率可以超过奈奎斯特频率。交流耦合输入可以借助内部的钳位电路移位到一定的固定电平,动态性能非常完好。
MS9180 内部集成了可编程基准源。根据系统需要也可以选择外部高精度基准满足系统精度的要求。
单时钟输入控制内部的转换周期;数字输出二进制的数据信息。超出量化范围检测位信息表征了输入信号超过了最小和最大量化范围的信息。
MS9180 可工作在 2.7V~5.5V 单电源范围,适合高速低功耗的应用范围。
MS9180 适合工业温度范围(-40℃~+85℃).
芯片特色
8 Bit 32 MSPS 流水线 ADC
低功耗:90mV (3V 电源下)
宽工作范围:+2.7~+5.5V
高线性度:DNL:0.2LSB
低功耗模式控制
三态门输出
量化范围检测
内建钳位功能
高精度可编程基准电源
中频亚采样高达 135MHZ
管脚图
5b2510f73ff846c79f9895dd39cad213?from=pc.jpg

3ed57073d9d24de8b6f2c388e9ecbbb6?from=pc.jpg

b5db700cce124d499ebdfd5b624501e7?from=pc.jpg

8dec52aa360d416e9342b98b53891e6b?from=pc.jpg

应用说明
工作原理
MS9180 利用多级流水线架构实现了低功耗高速数据转换;将整个的转换精度分成低精度的单阶子转换器,各阶转换的结果在时序控制下通过内部数字校准电路实现了高精度的数据转换。
工作模式
MS9180 适合多领域的图像视频、通信和仪表应用,可根据具体系统需要选择合适的工作模式进行性能优化。为实现系统的灵活性,内部开关可编程实现了不同的工作模式,内部的三个模块电压基准,电压缓冲、模拟输入可在不同开关模式下实现不同的选择,具体的实现形式和工作模式见表 1,及模式说明图例。
33a22970c3774fbab37209af572d24f3?from=pc.jpg

睡眠模式
MS9180 可以通过设置引脚 STBY 为逻辑高电平同时保持时钟在低电平进入睡眠模式。在这个模式下,典型的功耗约 4mW。芯片在 STBY 变成低电平后约 400ns后进入正常模式。
e6f3d28b71d849db8bbe3c614c88dba5?from=pc.jpg

模拟输入的驱动电路
图 8 说明了等价的模拟输入电路,MS9180 内部集成了采样保持放大器。在时钟低电平输入时,开关 1 和 2 闭合,开关 3 关闭,输入模拟信号对采样电容CH 进行充电。当时钟由低电平转变成高电平时,开关 1 和 2 断开,采样保持电路进入保持模式,开关 3 关闭,运放的输出等于采样电容储存的电压。当时钟由高电平转变成低电平时,开关 3 首先断开,开关 1 和 2 然后闭合,采样保持放大器进入跟踪模式。
输入采样保持电路的结构对模拟信号输入驱动能力由一定的要求。引脚电容CP 和保持电容 CH 一般小于 5Pf。输入信号源必须能够在半个时钟周期内把这些电容充电或放电到 8bit 精度所需要的电压值。当采样保持放大器进入跟踪模式时,输入信号源必须对保持电容 CH 充电或放电从上一周期储存的电压到一个新的电压。最坏情况下,输入信号源提供充电电流在半个时钟周期内,通过开关 1导通电阻 Ron 是采样电容发生最大输入信号峰值的转变。这中情况等效于驱动一个低输入阻抗电路。另一个情况,当输入信号源电压等于前一时刻储存的电压时,保持电容不需要输入电流,等价于输入阻抗非常高。
3fa49f5faf7b46659caef8a6eab90b6a?from=pc.jpg

在输入信号源和 AIN 引脚之间加入串连电阻可以减少信号源的驱动能力的要求;如图 9 所示。某些特殊应用的带宽限制了串连电阻的大小,为了保证系统的性能指标,电阻限制在 20 欧姆以内。对于信号带宽小于奈奎斯特频率的应用,用户可以适当增加电阻大小。另外加入一个对地的并联电容可以减小交流负载阻抗,电容的大小需要根据信号内阻和需要的信号带宽来选择。
MS9180 的信号输入范围是基准电压的函数。对于输入范围的选择,根据基准部分中内部基准和外部基准的不同编程来选择确定。
在许多应用中,尤其是单电源工作,交流耦合提供了一种方便的偏置模拟输入信号在合适的量化范围的方法。图 10 说明了交流耦合模拟输入信号的典型结构 。 这 种 结 构 的 高 通 -3dB 角 频 率 是 非 常 重 要 的 考 虑 参 数 。
4f157947bac045398aa3664a7314d9b7?from=pc.jpg

,其中CEQ是 C1 和 C2 的并联。
在选择电阻值是需要特别的考虑,交流耦合电容在输入端集成了开关传输特性,导致了节点直流偏置电流流入输入。偏置电流的大小随着输入信号幅度偏离中间参考电压值的大小和采样频率的增加而增加。当输入信号等于基准中间值时,输入偏置电流最小,同时导致输入失调误差(R1+R2)*IB
.如果需要补偿这个误差,考虑减小 R2 或者调整 VBIAS 实现满足需要的失调要求。
系统应用种必须使用直流耦合,通过运放改变参考地的信号直流电平以实现输入信号在合适的量化范围内。图28给出了使用AD8041的同向模式的电路结构。
MS9180 可以采用差分输入的信号模式。这种结构需要通过短接 REFTS 和REFBS 两个输入端作为一个差分输入端。图 12 给出了 1V P-P 信号的差分输入模式。
bfc38f4ffaad49618a588738a04e2e17?from=pc.jpg

时钟输入
MS9180 时钟输入通过内部的反向器缓冲器给电路提供时钟,内部反向器通过 AVDD 引脚供电。这种结构保证了时钟满足了+5V 或+3.3V CMOS 逻辑输入信号,输入阈值电压在 AVDD/2。
MS9180 的流水线结构既工作在时钟的上升沿又工作在下降沿。为了最小话占空比的偏差,推荐采样高速或先进 CMOS 逻辑时钟(HC/HCT, AC/ACT)。CMOS逻辑提供了对称的电压阈值电平和足够的上升和下降时间满足 32 MSPS 的采样操作。MS9180 设计的最高时钟频率位 32MHz,更高的时钟频率将要弱化系统的性能指标;选择更低的时钟频率可以提高系统的性能指标。输出缓冲的功率消耗主要正比于时钟频率,更低的时钟频率可以降低功耗。
数字输入和输出
MS9180 的每一个数字控制输入引脚,如 THREE_STATE、STBY 和时钟 CLK 等都是参考模拟地。数字输出的格式直接是二进制输出,如图 14 所示。当 STBY为高电平是,时钟 CLK 无效时,电路进入低功耗模式,静态功耗下降到 5mW。
2eea935456a44c52aedcd5eb2cd8454a?from=pc.jpg

系统应用图
e9459e33a8354eee8aaba77171619f17?from=pc.jpg







您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 22:48 , Processed in 0.015152 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表