在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1651|回复: 1

[求助] 这样的PLL算锁定了吗?

[复制链接]
发表于 2022-3-29 18:01:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位,spectre仿真PLL时,CP型II型锁相环,BW=250k,Fin=12M,Fout=480M,电源电压3.3v,Vc稳定后的ripple大小为200uv左右,然后输出频率变动为480.3M~480.12M~480.15M~479.85M这样,
VC也在小幅变化,大概为1.63754~1.63607~1.63335~1.63178~1.632946V这样,参考时钟Clkref(12MHz)和反馈回去的时钟Clkfb之间的相位差也小幅变动,大概是774ps~799ps~845ps~816ps这样,这样锁相环算锁定吗?
采用Cp的PLL应该是没有静态相位误差的,为什么这里有静态相位误差?

谢谢!


发表于 2022-4-3 21:48:32 | 显示全部楼层

感谢分享!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-7-1 08:11 , Processed in 0.066637 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表