在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1967|回复: 4

[求助] 40um LOD(STI) WPE layout怎么消除

[复制链接]
发表于 2021-9-1 11:44:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
40um工艺通常都要关心LOD和WPE  可是foundary 并没有一个定量的rule去check.  那么实际项目中STI ,OD的边界到关键mos的poly 距离多少比较合适呢?直接拉大边界的MOS的source/drain 可以吗?还是加S/D 共用的dummy呢?  另外WPE ,NW/OD2要 覆盖mos的有缘区多大呢?
发表于 2021-9-1 17:20:36 | 显示全部楼层
各家的40工艺应该不一样的 要看rule上的要求
 楼主| 发表于 2021-9-2 09:05:06 | 显示全部楼层


Williams00 发表于 2021-9-1 17:20
各家的40工艺应该不一样的 要看rule上的要求



你好, 那以tsmc40nm 为例, 我看design rule 只是提到了 LOD/WPE 等效用,并没有具体的rule来check, 跑drc也是不会check的。 那么通常这些效应layout怎么处理呢
发表于 2021-10-28 15:15:45 | 显示全部楼层
LOD加dummy device就可以。电路一般在项目启动前期会去仿LOD/WPE的影响,并会根据仿出来的结果给一个参考建议要加多少dummy device。
发表于 2021-10-28 21:52:29 | 显示全部楼层
rule里没给参考值吗  仔细看看
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 23:26 , Processed in 0.015846 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表