在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3323|回复: 7

[求助] cml 分频器

[复制链接]
发表于 2021-7-26 08:50:21 来自手机 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟用的两级latch电路cml串联
用的65nm 1.2v的管子
偏置给的1.2v
输入正弦波 0-0.6
仿真出来的波形为啥蹦到了1.2几
初学者 帮帮我吧!!球球了
64EEB192-FA15-4389-A873-A6F4E890DBDE.jpeg
8FB346CB-69B5-4301-971C-3845FD768FB8.jpeg
0F823E61-F443-44A9-BDCF-6D2B6ED23DAC.jpeg
ACCA6DF8-D069-4B63-A079-A76CCD3CD4E2.jpeg
719C79D0-F6F2-49CD-BA5A-DD3D4699BF14.jpeg
发表于 2021-7-26 09:49:59 | 显示全部楼层
就是你的共模电压在1.2V。
发表于 2021-7-26 10:10:30 | 显示全部楼层
可以试试: C_P和C_N的共模抬高以下,到0.5V,也就是0.5~1.1V
发表于 2021-7-26 10:30:42 | 显示全部楼层
看一下电阻的阻值,应该要根据你的电流大小设计合理的阻值
 楼主| 发表于 2021-7-26 11:05:43 来自手机 | 显示全部楼层


Starspark 发表于 2021-7-26 10:30
看一下电阻的阻值,应该要根据你的电流大小设计合理的阻值


我把电阻从50到5000都模拟了 发现50的时候输出波形基本上是平的,5000的时候就有很大幅度
image.jpg
 楼主| 发表于 2021-7-26 11:07:08 来自手机 | 显示全部楼层


daijiatang 发表于 2021-7-26 10:10
可以试试: C_P和C_N的共模抬高以下,到0.5V,也就是0.5~1.1V


抬高了 电阻加大了之后图就变成这个样子了
image.jpg
发表于 2021-7-26 11:18:44 | 显示全部楼层
增大尾电流
发表于 2021-7-28 20:19:33 | 显示全部楼层
你的输出电压波形优化好了吗?感觉有点失真了吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 15:30 , Processed in 0.027141 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表