在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 5285|回复: 8

[求助] PLL中VCO模块的相噪如何提高呢?

[复制链接]
发表于 2020-9-15 09:51:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
PLL电路中的VCO采用的结构是V2I+ICO,ICO就是4-stage差分结构,振荡频率在128M,目前相噪仿真的结果比较差,整体相噪拟合下来,基本上全部由VCO的相噪贡献,想问问大神们有没有什么好的方法可以把VCO的低频相噪降下来?
发表于 2020-9-15 11:08:15 | 显示全部楼层
是ring vco 结构吧。 加功耗最简单,加一倍功耗降低6db。再就是微调,看下noise的贡献,尽量把fn和thermal noise调的差不多。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2020-9-15 16:05:31 | 显示全部楼层


   
281616411 发表于 2020-9-15 11:08
是ring vco 结构吧。 加功耗最简单,加一倍功耗降低6db。再就是微调,看下noise的贡献,尽量把fn和thermal  ...


是ring VCO,我目前就是微调管子尺寸 把闪烁噪声降下来,管子WL变得比较大... 再降的话那就是接着增大面积 再就是加功耗了,跟ring的个数或者结构有没有什么关系呢?谢谢回复
回复 支持 反对

使用道具 举报

发表于 2020-9-15 16:49:29 | 显示全部楼层


   
孤独的自由 发表于 2020-9-15 16:05
是ring VCO,我目前就是微调管子尺寸 把闪烁噪声降下来,管子WL变得比较大... 再降的话那就是接着增大面 ...


结构的话当然是lc的结构噪声更低。 ring的话做过8个phase的,感觉和4个phase没什么区别。 看下能不能把latch的管子调整一下,降低latch 的mos管和inv mos管比例,这样latch mos功耗减低,inv mos就有更多的功耗。  
回复 支持 反对

使用道具 举报

 楼主| 发表于 2020-9-16 09:47:16 | 显示全部楼层


   
281616411 发表于 2020-9-15 16:49
结构的话当然是lc的结构噪声更低。 ring的话做过8个phase的,感觉和4个phase没什么区别。 看下能不能把la ...


好的,谢谢
回复 支持 反对

使用道具 举报

发表于 2020-9-30 15:13:52 | 显示全部楼层
add a low pass filter to currtent mirror
回复 支持 反对

使用道具 举报

发表于 2020-10-3 14:30:58 来自手机 | 显示全部楼层


   
281616411 发表于 2020-9-15 11:08
是ring vco 结构吧。 加功耗最简单,加一倍功耗降低6db。再就是微调,看下noise的贡献,尽量把fn和thermal  ...


加一倍功耗只能降3dB吧
回复 支持 反对

使用道具 举报

发表于 2024-6-21 13:46:02 | 显示全部楼层
V2I+ICO这个会影响PLL传递函数不

点评

感觉不会,传输函数是KVCO决定的,这个结构的频率也会随着控制电压的变化而变化,也有kvco  发表于 2025-2-27 11:15
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 03:47 , Processed in 0.016436 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表