在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2846|回复: 3

[讨论] AD9361接收端数据速率较高,接收数据接口不稳定

[复制链接]
发表于 2019-8-17 15:38:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
接收数据接口不稳定,由于FPGA内部的BUFG资源不够用了,故无法使用Idelay进行接收数据接口的delay调节,使用AD9361内部的0x006寄存器调节delay,但是发现每次上下电之后0x006寄存器调节的delay值不一样
发表于 2019-8-23 12:32:43 | 显示全部楼层
我感觉对于AD9361,如果使用内部寄存器调节,你应该将所有的值尝试一下,在所有可行的值中选择一个裕度较大的点,以适应环境等因素的变化,个人见解。
 楼主| 发表于 2020-1-1 20:57:38 | 显示全部楼层
但是怎么能保证这个值每次上下电都是同一个值呢?绝大多数上下电是同一个值,偶尔这个值会变,如果把偶尔这个值写道初始化脚本里面,再次上电可能就用不了了,采集的数据就彻底错了
发表于 2020-9-6 17:16:02 | 显示全部楼层
建议检查一下数据通路的阻抗是否匹配,高速数据接口传输不稳定很多时候时候是由于阻抗不匹配造成的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 11:30 , Processed in 0.015820 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表