在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2690|回复: 1

[求助] 如何理解运放Vos CMRR Gain Phase Margin等参数随输入共模的不同而不同

[复制链接]
发表于 2018-6-8 14:56:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 liuqingfeng2011 于 2018-6-8 15:01 编辑

运放未教科书上常见的两级运放,如下图



opa.jpg sim-opa.png

1、VDD=5V,Vcm_in=0,Vcm=2.5V时,Gain_DC=60dB,CMRR_DC=62dB,PM=65,输入管gm=23us,gds=7.5us,rout=133K;
2、

VDD=5V,Vcm_in=1,Vcm=2.5V时,Gain_DC=84dB,CMRR_DC=53dB,PM=53,输入管gm=28us,gds=89ns,rout=11M;


3、

VDD=5V,Vcm_in=Vcm=2.5V时,Gain_DC=85.8dB,CMRR_DC=91dB,PM=53,输入管gm=28us,gds=43ns,rout=22M;



而且在以上三中情况下的MC仿真结果差别也很大。





现在的问题是,以上条件对Vos,CMRR和PM的影响非常大,包括typical,Corners,MC仿真,这种现象在理论上该如何理解呢?



请各位大神留下见解,谢谢!





发表于 2018-6-10 16:50:33 | 显示全部楼层
楼主看一下不同条件下放大器各个管子是在饱和区吗?Vcm_dif是啥东西?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 00:01 , Processed in 0.038972 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表