在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2067|回复: 2

[求助] Sigam-Delta ADC中,反馈DAC匹配要求怎么判断?

[复制链接]
发表于 2018-4-6 13:34:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求大神指教,对于一个有效位数为14bit连续时间Sigam-Delta ADC,如果采用4比特量化器,第一级积分器前的电流型反馈DAC的匹配精度要达到多少?按道理第一级反馈DAC应该达到系统精度,但是单比特量化器和多比特量化器两种情况应该有差别,不太明白这个差别在哪里?
发表于 2018-4-6 16:08:30 | 显示全部楼层
tks
发表于 2018-4-8 19:40:24 | 显示全部楼层
反馈DAC的非线性的确会对调制器性能有很大影响,但我理解不是你说的达到系统精度这么高的要求。考虑的重要是Icell的mismatch,Icell开关的驱动沿和交点(影响Icell的漏端波动),Icell本身的噪声等。mismatch的问题通常的做法是数字DWA方法去改善。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 23:29 , Processed in 0.014617 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表