在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3700|回复: 5

[求助] vcs-xa进行混合验证,数字波形不能实时更新

[复制链接]
发表于 2017-12-26 13:24:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在用vcs-xa进行混合验证,模拟和数字波形格式均为fsdb,发现数字波形不能实时更新。
有没有同仁也发现此现象,若想实时关注数字波形,有无解决方案,请各位大牛不吝指教!
发表于 2018-1-2 20:28:57 | 显示全部楼层
仿真时会将当前仿真数据放着内存上,当结束仿真是才会将波形写入fsdb
所以大概会出现仿真几毫秒之后才出现不够一毫米的fsdb波形
 楼主| 发表于 2018-4-19 09:46:06 | 显示全部楼层
回复 2# e_epsh


   多谢了!   发现在仿真过程中,用命令“ctrl+c”暂停仿真,数字部分波形就会更新,然后“run”,回车后继续仿真即可!
发表于 2018-5-28 20:53:28 | 显示全部楼层




    spice top or verilog Top ?
发表于 2022-12-1 13:14:14 | 显示全部楼层


andy2000a 发表于 2018-5-28 20:53
spice top or verilog Top ?


spice top
发表于 2023-2-22 11:24:59 | 显示全部楼层
本帖最后由 hxj382125921 于 2023-2-22 11:28 编辑

用WV查看数字fsdb波形,不能实时更新,需要设置WV?

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-9 10:09 , Processed in 0.022639 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表