在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 13299|回复: 48

我做的两个60MHz32位浮点加法器(VHDL)下载

[复制链接]
发表于 2005-11-29 03:48:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近参考国外某些文献,用VHDL写了2个浮点加法器,一个是2'S-COMPLEMENT的,一个是SIGN-MAGNITUDE的(就是IEEE标准32位浮点格式)。用QUARTUS 5.1综合和编译效果如下:
2'S-COMPLEMENT的:
器件:STRATIX II -EP2S15F484C3
CRITICAL PATH:大约20.5ns
Total ALUTs: 710个
SIGN-MAGNITUDE的:
器件:STRATIX II -EP2S15F484C3
CRITICAL PATH:大约17ns
Total ALUTs: 708个
文件里面有所有的VHDL代码,加上顶层文件的BLOCK DIAGRAM,顶层的VHDL文件是根据这个图自动生成方便用MODELSIM仿真的。
2个加法器的综合和编译的侧重在速度上,前者时序约束TPD=25ns,后者TPD=20ns, 在SETTING里面和TIMMING OPTIMIZATION ADVISOR里面都选取了优化速度的选项。两者都不是流水线设计,但是可以根据需要改成流水线的机构。
希望大家下载之后,喜欢的可以用,不喜欢的可以改,看看是否能够达到更快的效果,并把意见写上来。
 楼主| 发表于 2005-11-29 03:49:59 | 显示全部楼层

我做的两个60MHz32位浮点加法器(VHDL)下载

LBSALE[5]LBSALE[这个贴子最后由mrfish616在 2005/11/29 03:54am 第 2 次编辑]

2'S COMPLEMENT的:

3_1893_1.rar

9.38 KB, 下载次数: 155 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2005-11-29 03:52:22 | 显示全部楼层

我做的两个60MHz32位浮点加法器(VHDL)下载

LBSALE[5]LBSALESIGN-MAGNITUDE的:

3_1893_2.rar

7.58 KB, 下载次数: 140 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2007-10-30 10:42:07 | 显示全部楼层
。。。。。。。
发表于 2007-10-30 10:44:20 | 显示全部楼层
。。。。。。。。。。。
发表于 2008-4-4 00:20:33 | 显示全部楼层
谢谢分享!!!!!!!!!

我看不到附件啊???
怎么回事

楼主发给我 行么?
jialeixiaoxin@hotmail.com

[ 本帖最后由 jialeixiaoxin 于 2008-4-4 00:21 编辑 ]
发表于 2008-4-7 11:05:40 | 显示全部楼层
可惜没钱了
发表于 2008-4-7 11:07:14 | 显示全部楼层
请问有没有verilog实现的代码啊?
发表于 2008-5-13 01:31:32 | 显示全部楼层

我刚好需要

好东西啊
发表于 2008-5-13 01:33:09 | 显示全部楼层

好东西

看看啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 17:00 , Processed in 0.040282 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表