在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6113|回复: 15

[求助] sar ADC 分三段的架构怎么实现?

[复制链接]
发表于 2017-8-7 18:11:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
12bit ,CRC按5,3,4分。
由于R的mismatch太大无法满足INL/DNL的需求,三段可以勉强满足。
按照C+(RC)的架构试着推导表达式,感觉推不出来
发表于 2017-8-7 19:26:26 | 显示全部楼层
回复 1# totoro_www


    11bit分两段的我做过,高6bit用电容阵列实现,低5bit用电阻阵列实现。R的missmatch要求只要达到5bit就够了,C的要11bit。
你的12bit如果R的面积允许,可以低6bit用R阵列实现,高6bit用电容阵列实现。工艺允许你可以把电容阵列叠在电阻上节省版图面积。
关于R-C混合型SAR-ADC的missmatch要求分析,请参考Allen的CMOS模拟集成电路设计一书的519页。
发表于 2017-8-7 19:28:21 | 显示全部楼层
回复 1# totoro_www


    12bit分3段的好像没怎么见过。除非你工艺特别烂,不然missmatch实现12bit还是没什么压力的。
 楼主| 发表于 2017-8-8 09:22:06 | 显示全部楼层
本帖最后由 totoro_www 于 2017-8-8 09:26 编辑

回复 3# lishiliang


    还真是工艺超级烂啊,R的mismatch只能做到8bit,无奈之举
倒是有一篇参考的paper,电路框架如下图,拿掉校正,推了几次,也没推出来论文中的表达式,也不知道是不是哪里推错了
论文在下个回帖中已给出

    CRC_ADC.png
 楼主| 发表于 2017-8-8 09:25:15 | 显示全部楼层
带数字校正功能的12位逐次逼近模数转换器电路设计.rar (8.85 MB, 下载次数: 223 ) 回复 4# totoro_www
发表于 2017-8-8 10:29:53 | 显示全部楼层
参考日本的一篇TbioCAS,2012年还是2011。忘记了。

12-bit,三段split, 校准寄生电容。感觉结果一般。
发表于 2017-8-9 22:22:30 | 显示全部楼层
谢谢分享!
发表于 2017-8-15 12:05:57 | 显示全部楼层
回复 4# totoro_www


    R的missmatch做的8bit是正常水平啊,工艺没有特别烂。
你分段实现12bit,低5bit或低6bit用电阻阵列实现,missmatch要求只要5bit/6bit的精度就够了。
你再看看allen的书,好好理解一下。分2段实现12bit SARADC还是比较简单的。
发表于 2017-8-17 10:19:57 | 显示全部楼层
用面积可以换matching, 增加面积可以改善电阻的matching。
发表于 2017-8-17 10:52:15 | 显示全部楼层
回复 8# lishiliang


    弱问一下,你们说的R的mismatch有8bit,意思是R的相对精度能达到1/256=0.4%?是这个意思吗?一般这个指数在工艺文件中会以sigma参数标出吧?其实就是说这个sigma=0.4%/3=0.13%,请问我的算法有没有问题  谢谢啦!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 17:53 , Processed in 0.027820 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表