在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 4070|回复: 1

[求助] 如何调节带隙基准中电阻工艺角的问题

[复制链接]
发表于 2017-7-21 10:40:03 | 显示全部楼层 |阅读模式
50资产

做了一个带隙基准电路,在Cadence仿真仿工艺角时候,电阻工艺角变化会导致电路温度系数变得很差,输出电压变化很大,怎样调节电路中电阻的匹配去解决这个问题呢做了一个带隙基准电路,电阻已经选择温度系数最好的了,如何做到与下面的二极管的温度特性匹配呢,不想用trim或者数字修调,只通过调电路能通过电阻的工艺角吗?如何调这个电路,能细致的讲解一下吗,多谢,电路图如下 4BFE1B2E06E4BF426EAB4A5CDB307820.jpg


发表于 2017-7-28 09:46:46 | 显示全部楼层
能否贴一下仿真图,最近刚开始学习怎么搭带隙基准,等待高手解答。
1、看到的资料里面没有特别强调该选用什么电阻,我个人是仿真发现所用多晶硅电阻在几百个ppm/°C,计算时考虑这一点再进行一阶温度补偿。2、没有特地针对电阻或者是mos管跑工艺角,但通过蒙特卡洛仿真确实有温度系数出现恶化的情况,从20ppm变到最差有近100ppm,直觉是失配引起的。

所以工艺角下温度系数恶化到了什么程度呢?确定是电阻工艺角引起的吗?输出电压随工艺变化有十几毫伏不能避免吧?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 22:53 , Processed in 0.019235 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表