在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5197|回复: 6

[求助] LPDDR4输出阻抗的设计

[复制链接]
发表于 2017-6-20 22:01:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

各位高手,请教几个关于LPDDR4的输出电阻的问题,欢迎有这两方面的设计或应用经验的高手发表看法。

1. 关于LPDDR4,在JEDEC中有明确写到pulldownRONODT,需要实现40/48/60/80/120/240ohm,请问一下,这个是在voh=VDDQ/2.5的设置时也要满足吗?JEDEC中也明确写到SOCODTvoh=VDDQ/2.5时是不支持40/48/60ohm的配置的。不知在实际应用的时候,用户是否在voh=VDDQ/2.5时要求LPDDR4支持40/48/60pulldownODT?在设计上,在voh=VDDQ/2.5时实现40/48/60ohmpulldownODT是很困难的。
2. 关于LPDDR4,在定义SOCODTMRS中有ODTdisable的选项,请问在什么情况下,LPDDR4的用户会用到SOCODT disable
发表于 2017-6-22 20:09:57 | 显示全部楼层
2. 在SIP时,可以不用ODT,这样可以少功耗
 楼主| 发表于 2017-7-2 21:32:05 | 显示全部楼层
回复 2# woodhorse


  谢谢你的回复。 如果不用SOC ODT, LPDDR4 这边的输出电阻怎么设置?上拉电阻设置为多少?没有SOC ODT, LPDDR4的输出voh是多少?
发表于 2018-12-7 15:01:02 | 显示全部楼层
很专业啊
发表于 2023-12-4 13:27:44 | 显示全部楼层
请问这个问题有解决吗?有没有谁能总结一下?
发表于 2024-1-12 10:48:12 | 显示全部楼层
我也有同样的疑惑
发表于 2024-11-29 23:19:33 | 显示全部楼层
通常这种不都是通过si仿真来确定相关值么? 板级设计和挂接颗粒数息息相关
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 03:11 , Processed in 0.019783 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表