在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1885|回复: 0

[求助] DDR在800M工作时钟下不link

[复制链接]
发表于 2017-5-22 15:23:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神,在逻辑调试时发现一个单板在焊接RS422(LVDS插座不焊)的插座时,DDR在800M工作时钟下不link,在焊接LVDS (RS422插座不焊)时该问题不存在,逻辑问这个和pcb设计有无关系?单板是同一个单板,只是兼容方案,LVDS和RS422选其中一个功能。(附图中X4\X5的是LVDS插座,X6是RS422插座),单板叠层为TOP-02GND-03S1-04GND-05S2-06V1-07GND-08S3-09GND-BOTTOM   DDR走线在03S1、05S2、08S3 层,03和08层信号都是下上包地,在05层电源层分割DDR信号都在DDR电源1.5V映射下面,不存在跨分割问题。麻烦各位大牛指点一二,谢谢!
123.PNG
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 08:52 , Processed in 0.015448 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表