在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3723|回复: 12

[求助] 新手设计一个中心频率600MHZ的环形振荡器,求帮助

[复制链接]
发表于 2016-5-19 14:06:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
要求设计一个600MHz的cmos反相器,我就把5个反相器头尾连起来,外面加了一个vdc。进去ADE中跑出来是一种三角波,振幅在0.1V左右(显然不对)。所以请教一下各位前辈,如何设置初始条件,还有是用vdc还是vpwl?新人一枚,可能有些地方表达的不规范
 楼主| 发表于 2016-5-19 14:10:09 | 显示全部楼层
使用的库是ncsu-cdk-1.5.1的celllibtsmc03,待会会上截图
发表于 2016-5-21 00:38:38 | 显示全部楼层
回复 2# SDUg

每一个反相器的传播延时tpd大概是多少?要保证 2*N*tpd > T 才能起振。另外,仿真的时候可以加一个很小的阶跃在某一和节点,或者enable transient noise, 这样能帮助快速起振。
发表于 2016-5-21 00:48:32 | 显示全部楼层
我也想学,我先找书看
 楼主| 发表于 2016-5-21 16:10:49 | 显示全部楼层
回复 3# iamshuang2013 请教一下怎么加阶跃信号,我试了半天没成功,是initial condition 么?
发表于 2016-5-21 16:43:22 | 显示全部楼层
initial condition 可以啊
发表于 2016-5-21 16:44:10 | 显示全部楼层
或者是在电源加一个上电的斜坡
 楼主| 发表于 2016-5-21 22:38:59 | 显示全部楼层
回复 7# 幸福在哪里

现在振起来了,谢谢。不过我发现波形有一些刺,在高电平最后一段凸起,低电平最后一段凹陷
发表于 2016-5-22 00:29:38 | 显示全部楼层
回复 8# SDUg


    反相器的输入和输出之间的寄生电容Cgd的影响

    可以看一下 个人观点~~
 楼主| 发表于 2016-5-22 09:03:18 | 显示全部楼层

                               
登录/注册后可看大图
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 11:49 , Processed in 0.031005 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表