在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2111|回复: 0

[求助] 求助工艺 mismatch pattern 定义和设计问题

[复制链接]
发表于 2016-5-18 16:23:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Foundry 厂提供的mismatch pattern matrix是怎样设计和定义的? 曾经看过他们的layout,比如 5v的I/O MOSFET,就画了多组不同W/L的MOS pair。是否就根据这些pattern matrix抽取 mismatch data,然后提供给analog designer? 他们提供的MOSFET mismatch 的 Vt/idsat 等 sigema 又是如何算的? 谢谢了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 21:57 , Processed in 0.016527 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表