|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
如下,想搭建一个完整的环境,同时整理一下资源,求大神指导~~
| 集成电路设计完整流程工具链 | | 编号 | 流程 | 软件(备选) | 功能描述 | 软件链接 | 备注 | | A.1 | 规格制定 | Excel | 文档记录 | | | | A.2 | 详细设计 | Excel | 设计方案
实现架构 | | | | A.3 | HDL编码 | Verilog HDL | 代码实现
模块功能 | | | | A.4 | 仿真验证 | Modelsim | 前仿真
RTL级别
仿真验证 | | | | A.5 | 逻辑综合 | Synopsys Design Compiler Graphical | 后仿真
代码翻译成
门级网表 | | | | A.6 | 静态时序分析
STA | Synopsys Prime Time | 电路(网表)
时序验证 | | | | A.7 | 形式验证 | Synopsys Formality | 电路(网表)
功能验证 | | | | B.1 | 可测性设计
DFT | Synopsys DFTMAX | 芯片内部
测试电路 | | | | B.2 | 布局规划 | Synopsys Astro
Cadence Virtuso | 芯片内部
宏单元模块
布局 | | | | B.3 | 时钟布线
CTS | Synosys
Physical Compiler | 时钟信号线
布局 | | | | B.4 | 普通布线 | Synopsys Astro | 普通信号线
布局 | | | | B.5 | 寄生参数
提取 | Synosys Star-RCXT | 信号完整性分析 | | | | B.6 | 版图物理
验证 | Cadence
SOC Encounter | 完成布线后的物理版图时行功能时序验证 | | |
|
|