在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2535|回复: 1

请教背板终端匹配

[复制链接]
发表于 2005-1-6 13:04:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看了一些资料,了解到背板的终端匹配最好采用戴维南匹配方式。如图所示,两个电阻的并联值就是走线的阻抗。那么,当我们制板的时候,给制板方提供匹配要求的时候,是不是要求走线阻抗值就是这两个电阻的并联值呢?图中的电阻值是VME总线标准中提出的匹配网络,那是不是说明,为了很好的匹配,线路的阻抗值就应该是330||470=193.875ohm呢?但是我很少听说这种阻抗值,是不是我没有看到还是这其中还有其他的原因。非常感谢大侠给予帮助!!也非常欢迎各位网友讨论这个问题,目前的系统时钟更快了,信号上升时间减小了,等等原因造成我们在设计系统的时候,会发生很多我们想不到的事情。整个系统的匹配、防串扰等问题已经不可避免的进入我们大家的生活了。非常希望与大家共同进步!!谢谢!
3_854.bmp
发表于 2008-10-4 19:50:29 | 显示全部楼层
有没有高手解答一下?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:37 , Processed in 0.020136 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表