在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4111|回复: 11

[原创] ADC动态参数测试--已经解决

[复制链接]
发表于 2015-8-6 11:52:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 zh867 于 2015-8-15 12:40 编辑

谢谢了,问题已经解决了,测试结果满足基本要求。 最终结果.jpg
 楼主| 发表于 2015-8-6 12:26:46 | 显示全部楼层
本帖最后由 zh867 于 2015-8-15 12:40 编辑

已经解决了,谢谢大家的关注。
发表于 2015-11-4 11:13:21 | 显示全部楼层
亲啊,这个是怎么测的呢??求指导
发表于 2015-11-4 11:26:37 | 显示全部楼层
楼主,我正在做这个测试,但是一直有点问题。请问你怎么测得,可否交流一下。
 楼主| 发表于 2015-11-5 11:22:47 | 显示全部楼层
回复 4# zippo196


   ADC后面加一个理想的DAC ,输入信号是正玄信号,理想的DAC用来还原输入波形,瞬态仿真一定时长,采集输出波形,采集1024个点。(10bit  ADC),把采集的数据从Cadence中导出来,使用matlab 进行快速傅立叶分析,进行ADC动态参数分析。具体的FFT分析代码,可以参考美信的代码。
发表于 2015-11-6 10:48:32 | 显示全部楼层
回复 5# zh867


  好的,非常感谢。
发表于 2015-11-6 11:12:05 | 显示全部楼层
仿真的结果不错,没有明显看到谐波
发表于 2016-5-16 10:37:48 | 显示全部楼层
你好,我刚做了一个同步时钟控制的10bit的SAR ADC,现在对ADC的转换性能做一个仿真,后面接一个理想DAC,请问在仿真的时候,怎么ADC各模块加入特殊的周期脉冲信号,就像这种,在一个周期内,一段时间有高低电平,一段时间全为低电平?用cadence做的
发表于 2016-5-16 10:40:07 | 显示全部楼层
回复 1# zh867

你好,我刚做了一个同步时钟控制的10bit的SAR ADC,现在对ADC的转换性能做一个仿真,后面接一个理想DAC,请问在仿真的时候,怎么ADC各模块加入特殊的周期脉冲信号,就像这种,在一个周期内,一段时间有高低电平,一段时间全为低电平?用cadence做的
发表于 2016-12-28 21:39:44 | 显示全部楼层
楼主在吗,我目前下载了一个代码,我想问下对于动态参数测试,选择的点数是不是应该小于采样的点数。比如我是1KS/S采样率,取点数目应该少于1k个啊。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 03:20 , Processed in 0.036083 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表