在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1467|回复: 0

[原创] 混合信号仿真问题

[复制链接]
发表于 2014-11-18 15:09:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求教版上筒子们:先用vhdl综合成了一个数字电路A,电源和地都是全局定义的VDD!和VSS!,然后跟模拟电路一起搭成顶层电路,这个VDD!跟模拟电路电源共一个电源(3.6V typical)
在做顶层电路testbench时,激励来自于另一个verilog语言编写的模块B,仿真器定义了其5V的connect rule
仿真时,整个电路只有一个3.6V的电源,除了激励模块B,其余都是MOS管级的,包括数字电路A
那么问题来了,仿真结果显示,数字电路A的输出电压都是5V的,根本不是我之前设置的模拟电源(3.6V),很明显,全局定义的VDD!跟connect rule的5V混为一起了
请问哪位碰到过这个问题,该怎么解决?谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 00:38 , Processed in 0.022649 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表