在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3356|回复: 7

[求助] 求助!关于Sigma Delta ADC 斩波器的设计

[复制链接]
发表于 2014-7-17 19:00:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求助!最近在设计Sigma Delta ADC,因为输入信号带宽为20KHz,所以想使用载波器结构来减小1/f噪声。
整个调制器结构如下所示:
捕获.PNG
因为采样时钟的频率为2.56M,想使斩波开关的频率为2.56M/4,但是加上斩波结构仿真时反而会使最终的DFT分析结构
引入更大的噪声,不知道是什么原因?斩波器的开关管的尺寸已经很大了。
发表于 2014-7-18 09:39:33 | 显示全部楼层
有没有频谱的图?
 楼主| 发表于 2014-7-18 10:07:32 | 显示全部楼层
这个是加斩波器后的频谱
IMG_20140717_221423 (1).jpg
下面是没有加斩波器之前的频谱
IMG_20140718_100647.jpg
发表于 2014-7-18 15:15:59 | 显示全部楼层
看LZ频谱图不像是做的noise simulation啊…… 没有看到flat thermal noise band噢.   没有noise model放进去何来斩波的作用呢
 楼主| 发表于 2014-7-18 16:30:11 | 显示全部楼层
请问一下仿真不应该是tran仿真后取4096点(或其他数目的点)在做DFT吗?这种情况下仿真只有量化噪声吗?可是加入斩波器后量化噪声也受到影响了,不知道是否还有其他的仿真方案?
 楼主| 发表于 2014-7-21 18:10:04 | 显示全部楼层
自己顶一下!!
发表于 2014-7-24 23:16:18 | 显示全部楼层
试着减小一下运放输入管的尺寸……
发表于 2014-11-29 16:12:11 | 显示全部楼层
还是多级的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-27 14:32 , Processed in 0.130607 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表